Janusz GUZIK Brunon SZADKOWSKI

POMIAR AMPLITUDY SYGNAŁÓW SINUSOIDALNYCH W UKŁADZIE Z PRZETWORNIKIEM ILORAZOWYM TYPU ICL 7106

> Streszczenie. W artykule przedstawiono koncepcję wyznaczania amplitudy sygnałów sinusoidalnych opartego na układzie wykorzystującym właściwości przetwornika ilorazowego typu ICL 7106. Przeanalizowano wpływ częstotliwości sinusoidalnego sygnału pomiarowego na poprawną pracę układu oraz zbadano przydatność zbudowanego układu do pracy w zakresie infraniskich częstotliwości (f < 1 Hz).

SINUSOIDAL SIGNAL AMPLITUDE MEASUREMENT WITH USE OF CONVERTER LIKE A DIVIDER ICL 7106

Summary. The paper presents the idea of sinusoidal signal amplitude measurement based on the circuit used the divider properties of a divider converter like ICL 7106. The frequency influence and suitability of proposed circuit in the ultra-low frequency range (f < 1 Hz) have been analysed.

ИЗМЕРЕНИЕ АМПЛИТУДЫ СИНУСОИДАЛЬНЫХ СИГНАЛОВ С ПРИМЕНЕНИЕМ ДЕЛЯЩЕГО ПРЕОБРАЗОВАТЕЛЯ ТИПА ICL 7106

> <u>Резюме.</u> В статье представлена концепция измерения амплитуды синусоидальных сигналов с применением делителя типа ICL 7106. Анализируется влияние частоты на нормальную работу системы и изучается построенная система в диапазоне инжранизких частот (f < 1 Гц).

1994

#### 1. WPROWADZENIE

Komparacyjne metody pomiaru wymagają zazwyczaj zastosowania wskaźnika zera stanu komparacji sygnału mierzonego (np. napięcia U,) i sygnału wzorcowego (odpowiednio - U,), dla którego, stosując odpowiednie przeliczenia, wyznaczane są poszukiwane wielkości (np. immitancje [1]). Obserwacje zmian  $\Delta U = U_{v} - U_{v}$  dla komparacji, np. wskazań wskaźnika zera W zakresie infraniskich częstotliwości, wymagają na ogół rejestracji przebiegu napięcia AU, często w zakresie co najmniej jednego lub więcej okresów analizowanego przebiegu. Znane algorytmy pomiarowe oceny amplitudy analizowanego przebiegu, realizowane powszechnie na drodze cyfrowej [2], [3], posiadają ogólnie podstawową wadę, a mianowicie ich dokładność jest ściśle związana z ilością próbek analizowanego przebiegu, a wynik pomiaru jest znany dopiero po czasie będącym sumą czasu pobrania próbek i czasu wykonania odpowiedniego algorytmu. Przy pracy w zakresie infraniskich częstotliwości może to oznaczać konieczność nieefektywnego czekania mikroprocesora, aż układy wstępnej obróbki sygnału (przetworniki S & H i A/C) zapewnią przesłanie do pamięci RAM mikroprocesora odpowiedniej liczby próbek, zebranych np. w otoczeniu charakterystycznych punktów przebiegu, jakim jest m.in. miejsce przebiegu przez wartość równą minimum (maksimum). W niniejszym artykule autorzy zaprezentowali inną koncepcję rozwiązania tego zagadnienia. Zakłada ona zbudowanie układu, który reagowałby na amplitudę sygnału sinusoidalnego (szczególnie o infraniskiej częstotliwości) bez konieczności oczekiwania na moment czasu, kiedy wartość chwilowa sygnału odpowiada jego amplitudzie. Bliższe omówienie zasady pomiaru amplitudy przedstawiono w p.2.

## 2. ZASADA POMIARU

Zasada pomiaru amplitudy sygnałów sinusoidalnych z wykorzystaniem przetworników typu ilorazowego PI (tu: ICL 7106) polega na tym, że na wejścia przetwornika podawane są dwa sygnały sinusoidalne u (t), u (t) o tych samych fazach, lecz różnych amplitudach (rys.1), przy czym sygnał  $u_{L}(t)$  jest sygnałem wejściowym dla wskaźnika zera, tj.  $u_{L}(t) = \Delta u(t) = u_{\chi}(t) -$ -  $u_{N}(t)$ , natomiast sygnał  $u_{H}(t)$  jest sygnałem odniesienia, powstałym z odpowiedniego przetworzenia sygnału  $u_{L}(t)$ , przy czym opisany dalej układ ARW zapewnia m.in. zachowanie identycznej fazy  $\varphi$  sygnałów  $u_{L}(t)$  i  $u_{N}(t)$ .



- Rys.1. Zasada pomiaru amplitudy sygnału u<sub>L</sub>(t) z wykorzystaniem przetwornika typu ilorazowego
- Fig.1. Principle of signal  $u_{L}(t)$  amplitude measurement with use of converter like a divider

Sygnał wyjściowy w(t) przetwornika ilorazowego PI jest określony wówczas poprzez stosunek sygnałów wejściowych:

$$w(t) = k \frac{u_{L}(t)}{u_{R}(t)}$$
, (1)

przy czym:  $u_{L}(t) = A_{L} \sin (\omega t + \varphi)$ ,

 $u_{_{M}}(t) = A_{_{M}} \sin (\omega t + \varphi),$ 

k - stała przetwornika.

Jeśli przy tym dobrać wartość  $A_{_{H}} = \text{const}, 0 < A_{_{H}} \leq A_{_{L}}, to wówczas zależność (1) przybiera postać:$ 

$$w(t) = k \frac{A_{L} \sin (\omega t + \varphi)}{A_{M} \sin (\omega t + \varphi)} = k \frac{A_{L}}{A_{M}} = \text{const}, \quad (2)$$

co oznacza, że sygnał wyjściowy w(t) jest stały, niezależnie od zmian wartości chwilowych sygnałów u (t) i u (t), będąc przy tym proporcjonalny do zmian amplitudy  $A_L$  sygnału  $u_L$ (t). Zapewnienie warunku  $A_R$  = const pozwalającego na bezpośredni odczyt mierzonej amplitudy  $A_L$ , można zrealizować stosując układ automatycznej regulacji wzmocnienia (ARW) wysterowywany napięciem  $u_L$ (t). Odpowiednio zmodyfikowany układ pomiarowy zamieszczono na rys.2.



Rys.2. Zmodyfikowany układ do pomiaru amplitudy sygnału  $u_{L}(t)$ Fig.2. Modified circuit for signal u (t) amplitude measurement

Na uwagę zasługuje fakt, że równanie przetwarzania (2) układu wg rys.2 jest niezależne od częstotliwości (pulsacji  $\omega$ wg (1)) i nie ulega zmianie, jeśli przyjąć, że założenie pomijalnie małego poboru mocy przez przetwornik nie jest spełnione. Dobierając odpowiednio wartości k i  $A_{\mu}$ , np.  $\frac{k}{A_{\mu}} = 10^{\pm n}$ , gdzie n jest liczbą naturalną, równanie przetwarzania (2) układu przyjmuje ostatecznie postać:

$$A_{I} = 10^{+n} W$$
 (3)

Techniczna realizacja układu wg rys.2 może opierać się na wykorzystaniu przetworników ilorazowych dwojakiego typu:

- a) przetwornika A/C z podwójnym całkowaniem [4] (np. typu ICL 7106 [5] firmy Intersil),
- b) przetwornika zbudowanego na bazie analogowych układów mnożących [6] (np. typu AD 532 [7] firmy Analog Devices).

W dalszym ciągu przeanalizowano zastosowanie (w układzie wg rys.2) przetwornika A/C z podwójnym całkowaniem – zastosowanie przetwornika grupy (b) omówiono w oddzielnym opracowaniu. Zasada działania przetwornika A/C z podwójnym całkowaniem sprowadza się do tego, że w czasie T (I okres całkowania) sygnał wejściowy u<sub>L</sub>(t) jest przetwarzany przez wewnętrzny integrator, na którego wyjściu napięcie równe jest:

$$u(t + T_1) = \alpha \int_{t}^{t+T_1} u_L(t) dt$$
, (4)

gdzie:  $\alpha$  - stała integratora,

t - chwila czasowa startu przetwornika A/C, t ≥ 0.

W fazie wzorcowania (o długości  $T_2$ ), na wejście tego samego integratora dołączane jest napięcie – u<sub>n</sub>(t), w wyniku czego napięcie na wyjściu integratora przyjmuje wartość:

$$u(t + T_1 + T_2) = u(t + T_1) - \alpha \int_{t+T_1}^{t+T_1 + T_2} u_{\mu}(t)dt$$
, (5)

przy czym dla czasu t+T<sub>1</sub>+T<sub>2</sub> napięcie U(t+T<sub>1</sub>+T<sub>2</sub>) = 0, a stąd wynika następująca równość:

$$\int_{L}^{t+T_{1}} u_{L}(t) dt = \int_{t+T_{1}}^{t+T_{1}+T_{2}} u_{M}(t) dt .$$
 (6)

Parametrem wyjściowym dla tego typu przetwornika jest czas T<sub>2</sub> otwarcia bramki sterowanej sygnałem zegarowym o częstotliwości f<sub>c</sub> i połączonej z licznikiem wskazującym N impulsów:

$$N = T_2 f_c . (7)$$

Jeśli np. napięcia u<sub>L</sub> (t) i u<sub>M</sub> (t) są napięciami stałymi, u<sub>L</sub> (t) = A<sub>L</sub>, u<sub>M</sub> (t) = u<sub>M</sub>, to wówczas:

$$\alpha \int_{t}^{t+T_{1}} u_{L}(t) dt = \alpha A_{L} T_{1}, \qquad (8)$$

$$\alpha \int_{t+T_1}^{t+T_1+T_2} u_{\mu}(t)dt = \alpha A_{\mu} T_2, \qquad (9)$$

a stąd na podstawie wzorów (6) i (7):

$$N = f_{C}T_{2} = f_{C}T_{1} \quad \frac{A_{L}}{A_{H}} = N_{max} \quad \frac{A_{L}}{A_{H}} , \qquad (10)$$

gdzie: N<sub>max</sub> – maksymalna pojemność licznika wyznaczona dla czasu T<sub>1</sub> (fazy pomiaru); N<sub>max</sub> = T<sub>1</sub> f<sub>c</sub>.

W rezultacie wynik przetwarzania N przetwornika A/C z podwójnym całkowaniem jest proporcjonalny do ilorazu wartości średnich sygnałów odpowiednio równych A i A<sub>H</sub>. Jeśli dobierze się przy tym wartości N<sub>max</sub> i A<sub>H</sub>, np.  $\frac{N_{max}}{\bar{A}_{H}} = 10^{\pm n}$ , gdzie n jest liczbą naturalną, równanie przetwarzania układu wg rys.2 przyjmuje ostateczną postać (por. równanie (3)):

$$A_{I} = 10^{\overline{T}n} \cdot N . \qquad (11)$$

# 3. WPŁYW CZĘSTOTLIWOŚCI NA RÓWNANIE PRZETWARZANIA UKŁADU

Równania (10), (11) opisujące pracę przetwornika A/C z podwójnym całkowaniem jako przetwornika ilorazowego oparto na założeniu, że sygnały u<sub>L</sub>(t) i u<sub>H</sub>(t) są sygnałami stałoprądowymi. W rzeczywistości, przy przetwarzaniu sygnałów sinusoidalnych: u<sub>L</sub>(t) = A<sub>L</sub> sin( $\omega$ t +  $\varphi$ ) i u<sub>H</sub>(t) = A<sub>H</sub> sin( $\omega$ t +  $\varphi$ ) równanie (6) przybiera postać:

$$A_{L}\int_{t}^{t+T_{1}} \sin(\omega\xi + \varphi)d\xi = A_{H}\int_{t+T_{1}}^{t+T_{1}+T_{2}} \sin(\omega\xi + \varphi)d\xi.$$
(12)

Wykorzystując zaznaczone działania, uzyskujemy następującą równość:

$$\frac{A_{L}}{A_{M}} = \frac{\cos(\omega\xi + \varphi) \left| \begin{array}{c} t + T_{1} + T_{2} \\ t + T_{1} \\ \cos(\omega\xi + \varphi) \right| \\ t + T_{1} \\ t \\ t \end{array} \right|_{t}$$

$$= \frac{\sin\left(\frac{\omega T_2}{2}\right) \cdot \sin\left[\omega(t+T_1) + \varphi + \frac{\omega T_2}{2}\right]}{\sin\left(\frac{\omega T_1}{2}\right) \cdot \sin\left[\omega t + \varphi + \frac{\omega T_1}{2}\right]} .$$
 (13)

Wprowadzając oznaczenia:

$$\vartheta = \omega t + \varphi + \frac{\omega T_1}{2}, \quad 0 < \varphi \le 2\pi$$
, (14)

$$\Delta \vartheta = \frac{\omega}{2} (T_1 + T_2) = \frac{\omega}{2} T_{A/C}, \qquad (15)$$

gdzie: T<sub>A/C</sub> - czas przetwarzania przetwornika A/C z podwójnym całkowaniem,

oraz rozwijając sin  $\left(\frac{\omega \dot{T}_2}{2}\right)$  i sin  $\left(\frac{\omega T_1}{2}\right)$  w szereg Taylora z dokładnością do pierwszego wyrazu, równanie (13) przybiera postać:

$$\frac{A_{L}}{A_{R}} = \frac{T_{2}}{T_{1}} \left| \frac{\sin (\vartheta + \Delta \vartheta)}{\sin \vartheta} \right| = \frac{T_{2}}{T_{1}} \overline{\phi} (\vartheta, \Delta \vartheta) , \quad (16)$$

przy czym funkcja  $\overline{\phi}(\vartheta, \Delta \vartheta)$  jest funkcją korekcyjną, uwzględniającą sinusoidalny charakter zmian przebiegów napięć u<sub>L</sub>(t) i u<sub>k</sub>(t). Stąd, na podstawie równań (10) i (11), równanie przetwarzania układu wg rys.2 można opisać zależnością:

$$A_{L} = 10^{+n} N \overline{\phi} (\vartheta, \Delta \vartheta) . \qquad (17)$$

Nakładając na funkcję  $\overline{\phi}(\vartheta, \Delta \vartheta)$  warunek, by

$$\overline{\phi} (\vartheta, \Delta \vartheta) \leq 1 + \varepsilon , \qquad (18)$$

gdzie: ε - jest z góry zadanym błędem wyznaczania wartości amplitudy Α, uzyskuje się w efekcie równanie trygonometryczne:

J. Guzik, B. Szadkowski

$$\sin(\vartheta, \Delta \vartheta) \leq (1 + \varepsilon) \sin \vartheta, \qquad (19)$$

którego przybliżonym rozwiązaniem jest:

$$D \leq \Delta V \leq \varepsilon V$$
, (20)

a stąd, po uwzględnieniu wzorów (14) i (15):

$$0 \le f \le \frac{\varepsilon \varphi}{T_{A/C} - 2 \varepsilon t - \varepsilon T_{1}}, \qquad (21)$$

przy czym:  $t \in \langle 0; \frac{1}{f} \rangle i \qquad \varphi \in (0 \ i \ 2 \ \pi \rangle.$ 

Zależność (21) dla wybranych wartości błędów  $\varepsilon$  i kątów fazowych  $\varphi$  przedstawiono na rys.3.



- Rys.3. Zależność częstotliwości f sygnału o mierzonej amplitudzie A w funkcji zadanego, maksymalnego błędu pomiaru amplitudy ε
- Fig.3. Dependence of frequency f measured amplitude signal A versus caused, maximal amplitude measurement error  $\epsilon$

Z rys.3 wynika, że dla zadanych parametrów przetwornika  $(T_{A/C}, T_{I})$  i przyjętego maksymalnego (dla t=0 - por. równanie (21)) błędu pomiaru c amplitudy A<sub>L</sub> sygnału, zakres możliwych do przetworzenia częstotliwości f tych sygnałów ulega proporcjo-

nalnemu rozszerzeniu w miarę wzrostu błędu pomiaru  $\varepsilon$  i osiąga wartość największą dla  $\varphi = 2 \pi$ . Dalsze zmniejszanie wartości kąta fazowego  $\varphi$  powoduje odpowiednie, w przybliżeniu proporcjonalne, zmniejszanie się zakresu przetwarzanych częstotliwości f układu.

#### 4. WYNIKI BADAŃ

Celem weryfikacji prawidłowości rozważań prowadzonych w pkt. 2 i 3 niniejszego artykułu, zbudowano układ pomiarowy wg koncepcji podanej na rys.2, wykorzystując jako przetwornik ilorazowy – przetwornik A/C z podwójnym całkowaniem firmy Intersil typu ICL 7106 [4], [5], modelując układ ARW przy pomocy dzielnika napięcia złożonego z dwóch rezystorów  $R_1$  i  $R_2$ , przy czym  $u_{H}(t) = \frac{R_2}{R_1 + R_2} u_L(t)$  (rys.4).



Rys.4. Schemat połączeń realizacji układu wg rys.2 na bazie ICL 7106

Fig.4. Schematic diagram of circuit realization according to Fig.2 based on ICL 7106

Błąd 🎝 pomiaru amplitudy A<sub>L</sub> sygnału u<sub>L</sub>(t) wyznaczono porównując wskazanie N układu ICL 7106 z wartością wskazywaną



- Rys.5. Zależność błędu pomiaru  $\delta_{AL}^{\circ}$  sygnału u<sub>L</sub>(t) = A<sub>L</sub> sin  $\omega t'$  w funkcji jego częstotliwości f, f =  $\frac{\omega}{2\pi}$
- Fig.5. Dependence of signal  $u_{L}(t) = A_{L} \sin \omega t'$  measurement error  $\delta_{L}^{\circ}$ , versus its frequency f, f =  $\omega/2\pi$ 
  - 5. WNIOSKI

Badania laboratoryjne układu według przedstawionej koncepcji potwierdziły jego przydatność do pomiaru amplitudy sygnałów sinusoidalnych, zwłaszcza o infraniskiej (f < 1 Hz) częstotliwości.

Głównymi zaletami przedstawionego rozwiązania układowego są: a) możliwość dokonywania pomiarów w czasie równym czasowi prze-

- twarzania T<sub>A/C</sub> przetwornika ICL 7106, co oznacza, że do uzyskania wyniku pomiaru amplitudy sygnału A<sub>L</sub>, zwłaszcza o infraniskiej częstotliwości, nie trzeba oczekiwać jednego lub kilku okresów mierzonego sygnału, co występuje przy zastosowaniu innych metod przetwarzania,
- b) liniowość i bezpośredni odczyt mierzonej amplitudy A sygnału, zwłaszcza o infraniskiej częstotliwości.

przez woltomierz cyfrowy VC dla sygnału postaci  $u_{L}(t) =$ = A sin  $\omega t$ . Odpowiednią charakterystykę zamieszczono na rys.5. Podstawową wadą, ograniczającą zastosowanie przetwornika w szerszym zakresie częstotliwości sygnału, jest konieczność spełnienia na bieżąco równości (6) (lub w szczególności – (12)). Wydaje się, że tę wadę można będzie wyeliminować dzięki impłementacji dwóch dodatkowych układów próbkującopamiętających (5 & H) załączanych w jednakowych chwilach czasowych t, tożsamych z chwilą startu przetwornika ilorazowego. Można pokazać, że wówczas równanie przetwarzania (6) daje się sprowadzić do postaci określonej wzorami (10) i (11).

#### LITERATURA

- Szadkowski B.: Pomiary immitancji dielektryków w zakresie infraniskich częstotliwości. Raport z pracy BK-323/RE-2/91, Instytut Metrologii i Automatyki Elektrotechnicznej, Politechnika Śląska, grudzień 1991.
- Wiszniewski A.: Algorytmy pomiarów cyfrowych w automatyce elektroenergetycznej. WNT, Warszawa 1990, s. 61-78.
- Oppenhaim A.V., Schafer R.W.: Cyfrowe przetwarzanie sygnałów. WKiŁ, Warszawa 1979.
- Kulka Z., Libura A., Nadachowski M.: Przetworniki analogowocyfrowe i cyfrowo-analogowe. WKiŁ, Warszawa 1987, s. 227-232.
- 5. ICL 7106/7107. 3 1/2 Digit A/D Converter. Maxim Integrated Products, 1992.
- Sheingold D.H. (Ed.): Nonlinear Circuits Handbook, Norwood, 1976, s. 281-336.
- 7. AD532. Internally Trimmed Integrated Circuit Multiplier. Analog Devices. Data Sheet. 1992.

Recenzent: prof. dr hab. inż. Zygmunt Kuśmierek

Wpłynęło do Redakcji 15 marca 1994

### Abstract

The paper presents the idea of sinusoidal signal amplitude measurement based on the divider. The output signal w(t) of a divider is defined by the relation (1) w(t) = k  $\frac{u_{L}(t)}{u_{u}(t)}$ . secure the constant amplitude signal value u (t), the direct reading possibility of a measured amplitude signal u (t) is obtained, in accordance with formula (2). In the paper as the divider used the A/D converter with double integration like ICL 7106 of Intersil. The converter equation is generally described by dependence (6), which in spectacular case can be lead to a form by formula (16). The equation (16) is satisfied with some error  $\varepsilon$ , dependent on the frequency f of a measured signal (see Fig.3). In order to confirm the suitability of proposed circuit to work in ultra-low frequency range (f < 1 Hz) the model as on Fig.4 have been constructed. The results of models investigation are placed on Fig.5. The further, possible circuits modifications, limited the error  $\varepsilon$  of amplitude signal measurement are indicated.